GE DS200LDCCH1AGA Tabula Moderationis Impulsorum/Communicationis LAN
Descriptio
Fabricatio | GE |
Modellum | DS200LDCCH1AGA |
Informationes de ordinatione | DS200LDCCH1AGA |
Catalogus | Speedtronic Mark V |
Descriptio | GE DS200LDCCH1AGA Tabula Moderationis Impulsorum/Communicationis LAN |
Origo | Civitates Foederatae Americae (US) |
Codex HS | 85389091 |
Dimensio | 16cm * 16cm * 12cm |
Pondus | 0.8kg |
Detalia
General Electric chartam DS200LDCCH1AGA elaboravit ut ut tabula moderationis variatoris et communicationis reti localis (LAN) fungeretur. Haec charta in serie Mark V tabularum variatorum substituendarum continetur, quae cum variatoribus et excitatoribus GE DIRECTO-MATIC 2000 congruunt. Cum in variatore installatur, tabula seriem functionum moderationis variatoris et I/O pro variatore praebet.
Charta communicationis DS200LDCCH1AGA quattuor microprocessores in scheda continet. Processorius moderandi LAN (LCP) praesto est ad quinque genera diversa bus ad impulsum immissa accipienda. Processorius moderandi impulsum (DCP) etiam praesto est ad conversiones I/O analogicas et digitales tractandas.
DCP etiam capax est moderandi et convertendi instrumenta peripherica I/O, ut codificatores et tempora. Processorius moderationis motoris (MCP) praebetur ad input/output digitale ad impulsorem missum tractandum. Si calculi potentiam processus additiciam requirunt quam DCP praebere non potest, processorius co-motoris (CMP) potentiam additiciam praebebit quae necessaria est ad has functiones perficiendas. Tabula completur claviatura alphanumerica ad programmationem systematis et usus diagnosticos adhibita.
DS200LDCCH1AGA est tabula circuiti communicationis LAN a General Electric elaborata. In lineis productorum GE EX2000 Excitation et DC2000 adhibetur, et est tabula circuiti septem stratorum provecta, quae essentialiter cerebra EX2000 et DC2000 est. Functiones primariae a tabula praebitae includunt interfaciem operatoris, communicationes LAN, processum motoris et moderatoris, et reinitializationem moderatoris.
Plures functiones internas habet, inter quas communicationes LAN (retibus localibus) a microprocessore moderatae, processus motoris et impulsorum moderatus, interfacies operatoris, et completae reinitializationes impulsorum. Quattuor microprocessores in tabula sunt, qui ei amplam operationem I/O et moderationis impulsorum praebent. Processor moderationis impulsorum in tabula, loco U1, locatus est, et peripherica I/O integrata praebet, facultates ut tempora et decodificatores offerens. Secundus est processor moderationis motoris, in tabula ut U21 agnitus. Circuitus moderationis motoris et communicationes I/O (analogicae et digitales) cum hoc processore praesto sunt. U35 est locus processoris co-motoris. Solum adhibita cum processus additus requiritur, haec sectio mathematica provectior perficienda operatur quam MCP computare non potest.
Processorius ultimus in tabula inventus est processor moderationis LAN in loco U18. Quinque systemata bus (DLAN+, DLAN, Genius, CPL, et C-bus) ab hoc processore accipiuntur. Systema interfaciei usoris cum claviatura alphanumerica adiuncta praesto est, quod usoribus permittit ut configurationes systematis et diagnostica inspiciant et adaptent.