Invensys Triconex 4000056-002 Bus Communicationis I/O
Descriptio
Fabricatio | Invensys Triconex |
Modellum | Bus Communicationis I/O |
Informationes de ordinatione | 4000056-002 |
Catalogus | Systema Tricon |
Descriptio | Invensys Triconex 4000056-002 Bus Communicationis I/O |
Origo | Civitates Foederatae Americae (US) |
Codex HS | 85389091 |
Dimensio | 16cm * 16cm * 12cm |
Pondus | 0.8kg |
Detalia
Tolerantia errorum in Tricone per architecturam Tripliciter Modularem Redundantem (TMR) efficitur. Tricon imperium sine errore et continuo praebet, sive in praesentia defectuum gravium partium, sive errorum transitoriorum ex fontibus internis vel externis.
Tricon cum architectura triplicata per totum designatum est, a modulis input per processores principales ad modulos output. Quisque modulus I/O circuitum trium canalum independentium continet, qui etiam "crura" appellantur.
Quisque canalis in modulis ingressus data processus legit et eas informationes ad suos respectivos transmittit.
Processorius principalis. Tres processorii principales inter se communicant utens systemate proprio celerrimo bus, quod TriBus appellatur. Semel per scansionem, tres processorii principales synchronizant et cum duobus vicinis suis per TriBus communicant. Tricon suffragium dat digitalibus datis ingressus, comparat datis ingressus, et exemplaria datorum analogicorum ingressus ad singulos processores principales mittit.
Processores principales programmata moderandi exsequuntur et exitus a programmate moderandi generatos ad modulos exitus transmittunt. Data exitus in modulos exitus quam proxime campo transmittuntur, quod Tricon sinit errores quoslibet qui inter... oriri possint detegere et compensare.
suffragia et productum finale in agrum translatum.
Pro quolibet modulo I/O, systema modulum reservatorium optionalem sustinere potest, qui imperium accipit si vitium in modulo primario durante operatione detegitur. Positio reservatoria etiam ad reparationes systematis interretiales adhiberi potest.